Abstrakti
This paper addresses robust design of the active-power and dc-link control loops of power-synchronization control. Robustness is obtained by analytic gain selections which give large enough stability margins. The proposed design allows robust stability irrespective of the grid strength and of the operating point, the latter with one exception. The proposed design is compared to design based on the principle virtual synchronous machine. Experiments show that the time-domain results correlate well with the frequency-domain results.
Alkuperäiskieli | Englanti |
---|---|
Artikkeli | 8490668 |
Sivut | 5810-5819 |
Sivumäärä | 10 |
Julkaisu | IEEE Transactions on Industrial Electronics |
Vuosikerta | 66 |
Numero | 8 |
Varhainen verkossa julkaisun päivämäärä | 13 syysk. 2018 |
DOI - pysyväislinkit | |
Tila | Julkaistu - 29 maalisk. 2019 |
OKM-julkaisutyyppi | A1 Alkuperäisartikkeli tieteellisessä aikakauslehdessä |