Hardware efficient design of variable length FFT processor

Vinay Gautam*, Kailash Chandra Ray, Pauline Haddow

*Tämän työn vastaava kirjoittaja

Tutkimustuotos: Artikkeli kirjassa/konferenssijulkaisussaConference contributionScientificvertaisarvioitu

14 Sitaatiot (Scopus)

Abstrakti

Proliferation of handheld devices and growing interests in pervasive computing has led to the need for more flexible communication solutions where a single device integrates various wired and wireless communication standards e.g. Asymmetric Digital Subscriber loop (ADSL), Very high speed Digital Subscriber Loop (VDSL), Digital Audio Broadcasting (DAB), Digital Video Broadcasting (DVB-T/H) and 802.11. In this paper, such a flexible communication solution is presented, applicable to all useful FFT processor lengths: 2n (n=6, 7.....13) and implemented on a flexible platform: Field Programmable Gate Array (FPGA). The solution is optimized ensuring an efficient implementation with respect to resource usage whilst ensuring that the solution meets the throughput requirements of the individual standards. The key features of the efficient design include: a conflict free in-place memory replacement scheme for intermediate data storage; a dynamic address generator scheme and the CORDIC (CO-ordinate Rotational Digital Computer) technique for twiddle factor multiplication.

AlkuperäiskieliEnglanti
OtsikkoProceedings of the 2011 IEEE Symposium on Design and Diagnostics of Electronic Circuits and Systems, DDECS 2011
Sivut309-312
Sivumäärä4
DOI - pysyväislinkit
TilaJulkaistu - 11 heinäk. 2011
OKM-julkaisutyyppiA4 Artikkeli konferenssijulkaisuussa
TapahtumaIEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems - Cottbus, Saksa
Kesto: 13 huhtik. 201115 huhtik. 2011
Konferenssinumero: 14

Conference

ConferenceIEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems
LyhennettäDDECS
Maa/AlueSaksa
KaupunkiCottbus
Ajanjakso13/04/201115/04/2011

Sormenjälki

Sukella tutkimusaiheisiin 'Hardware efficient design of variable length FFT processor'. Ne muodostavat yhdessä ainutlaatuisen sormenjäljen.

Siteeraa tätä