A wideband blocker-resilient direct ΔΣ receiver with selective input-impedance matching

Tutkimustuotos: Artikkeli kirjassa/konferenssijulkaisussavertaisarvioitu

Tutkijat

Organisaatiot

  • Huawei Technologies
  • Nordic Semiconductor Oy

Kuvaus

This paper presents a wideband blocker-tolerant Direct ΔΣ receiver (DDSR). Blockers are attenuated through selective input impedance matching and optimized gain design. The created impedance profile provides low receiver input impedance at blocker frequencies, while at desired frequencies, the impedance is boosted to matched condition through an up-converted positive feedback from the DDSR output. Receiver is evaluated in a 28nm fully-depleted silicon-on-insulator CMOS process with total power consumption of 25mW at 1V supply voltage. The receiver is designed for configurable operation from 0.7-2.7GHz, a baseband bandwidth of 10MHz, demonstrates a maximum noise figure of 6.2dB, and achieves a peak SNDR of 53dB with an out-of-band 1dB input compression point of -11.5dBm at 100MHz offset.

Yksityiskohdat

AlkuperäiskieliEnglanti
OtsikkoIEEE International Symposium on Circuits and Systems
AlaotsikkoFrom Dreams to Innovation, ISCAS 2017 - Conference Proceedings
TilaJulkaistu - 25 syyskuuta 2017
OKM-julkaisutyyppiA4 Artikkeli konferenssijulkaisuussa
TapahtumaIEEE International Symposium on Circuits and Systems - Marriot Waterfront, Baltimore, Yhdysvallat
Kesto: 28 toukokuuta 201731 toukokuuta 2017
http://ieeexplore.ieee.org/document/8050249/

Julkaisusarja

NimiIEEE International Symposium on Circuits and Systems proceedings
ISSN (elektroninen)2379-447X

Conference

ConferenceIEEE International Symposium on Circuits and Systems
LyhennettäISCAS
MaaYhdysvallat
KaupunkiBaltimore
Ajanjakso28/05/201731/05/2017
www-osoite

Lataa tilasto

Ei tietoja saatavilla

ID: 17159122