A Programmable 0.7-2.7 GHz Direct ΔΣ Receiver in 40 nm CMOS

Tutkimustuotos: Lehtiartikkeli

Tutkijat

Organisaatiot

  • Nokia
  • TDK Nordic Oy
  • Huawei Technologies Oy

Kuvaus

This paper presents a wideband direct ΔΣ receiver for the 0.7-2.7 GHz frequency range. The architecture embeds a wideband direct-conversion RF front-end into a continuous-time feedback ΔΣ modulator, which initiates the analog-to-digital conversion of the selected channel already at the RF nodes. A feedback-type architecture enables simultaneous filtering of nearby interfering signals. The inductorless 40 nm CMOS receiver supports programmable ΔΣ modulator coefficients and RF channel bandwidths up to 20 MHz. The receiver consumes 90 mW from a 1.1 V supply, and it provides a peak SNDR of 46 dB, NF of 5.9-8.8 dB, and an IIP3 of -2 dBm.

Yksityiskohdat

AlkuperäiskieliEnglanti
Artikkeli7044615
Sivut644-655
Sivumäärä12
JulkaisuIEEE Journal of Solid-State Circuits
Vuosikerta50
Numero3
TilaJulkaistu - 1 maaliskuuta 2015
OKM-julkaisutyyppiA1 Julkaistu artikkeli, soviteltu

ID: 2005910