A 30-dBm class-D power amplifier with on/off logic for an integrated tri-phasing transmitter in 28-nm CMOS

Tutkimustuotos: Artikkeli kirjassa/konferenssijulkaisussavertaisarvioitu

Tutkijat

Organisaatiot

  • Tampere University of Technology
  • CoreHW

Kuvaus

This paper presents an eight-unit class-D power amplifier (PA), implemented in 28-nm CMOS. The PA is designed to utilize tri-phasing modulation, which combines coarse-amplitude polar modulation with fine-resolution outphasing components. This new technique enables achieving the back-off efficiency of multilevel outphasing without linearity-degrading discontinuities in the output waveform. Each PA unit contains a cascoded output stage with a 3.6-V supply voltage, and on/off logic enabling multilevel operation controlled by low-voltage signals. The PA achieves a peak output power of 29.7 dBm with a 34.7% efficiency, and is verified to operate with aggregated LTE signals at bandwidths up to 60 MHz at 1.7-GHz carrier frequency.

Yksityiskohdat

AlkuperäiskieliEnglanti
OtsikkoProceedings of the 2018 IEEE Radio Frequency Integrated Circuits Symposium, RFIC 2018
TilaJulkaistu - 7 elokuuta 2018
OKM-julkaisutyyppiA4 Artikkeli konferenssijulkaisuussa
TapahtumaIEEE Radio Frequency Integrated Circuits Symposium - Philadelphia, Yhdysvallat
Kesto: 10 kesäkuuta 201812 kesäkuuta 2018

Julkaisusarja

NimiIEEE Radio Frequency Integrated Circuits Symposium
ISSN (elektroninen)2375-0995

Conference

ConferenceIEEE Radio Frequency Integrated Circuits Symposium
LyhennettäRFIC
MaaYhdysvallat
KaupunkiPhiladelphia
Ajanjakso10/06/201812/06/2018

Lataa tilasto

Ei tietoja saatavilla

ID: 27526927