A 0.8-3 GHz mixer-first receiver with on-chip transformer balun in 65-nm CMOS

Tero Tikka, Kari Stadius, Jussi Ryynänen, Mikko Kaltiokallio

Tutkimustuotos: Artikkeli kirjassa/konferenssijulkaisussaConference contributionScientificvertaisarvioitu

6 Sitaatiot (Scopus)

Abstrakti

This paper describes a wide-band receiver designed to be connected directly to a single-ended non-50 ohm antenna. The receiver is based on a four-phase mixer-first architecture and it includes an on-chip transformer balun. Reconfigurability in the balun extends the low-end operation band by 300 MHz. This design demonstrates that with an on-chip balun it is possible to achieve comparable performance to a similar receiver with an external high-performance balun. The receiver is implemented in 65-nm CMOS and it operates in 0.8-3 GHz band with 40 dB gain and 7 dB noise figure.

AlkuperäiskieliEnglanti
OtsikkoEuropean Solid-State Circuits Conference
KustantajaIEEE Computer Society
Sivut295-298
Sivumäärä4
Vuosikerta2015-October
ISBN (painettu)9781467374705
DOI - pysyväislinkit
TilaJulkaistu - 30 lokakuuta 2015
OKM-julkaisutyyppiA4 Artikkeli konferenssijulkaisuussa
TapahtumaEuropean Solid-State Circuits Conference - Graz, Itävalta
Kesto: 14 syyskuuta 201518 syyskuuta 2015
Konferenssinumero: 41

Conference

ConferenceEuropean Solid-State Circuits Conference
LyhennettäESSCIRC
Maa/AlueItävalta
KaupunkiGraz
Ajanjakso14/09/201518/09/2015

Sormenjälki

Sukella tutkimusaiheisiin 'A 0.8-3 GHz mixer-first receiver with on-chip transformer balun in 65-nm CMOS'. Ne muodostavat yhdessä ainutlaatuisen sormenjäljen.

Siteeraa tätä